Título: | IMPLEMENTAÇÃO DE CODEC GOLAY-24 PARA FPGA | ||||||||||||
Autor(es): |
LEANDRO PEREIRA DE LIMA E SILVA |
||||||||||||
Colaborador(es): |
MARCO ANTONIO GRIVET MATTOSO MAIA - Orientador |
||||||||||||
Catalogação: | 05/JUL/2012 | Língua(s): | PORTUGUÊS - BRASIL |
||||||||||
Tipo: | TEXTO | Subtipo: | TRABALHO DE FIM DE CURSO | ||||||||||
Notas: |
[pt] Todos os dados constantes dos documentos são de inteira responsabilidade de seus autores. Os dados utilizados nas descrições dos documentos estão em conformidade com os sistemas da administração da PUC-Rio. [en] All data contained in the documents are the sole responsibility of the authors. The data used in the descriptions of the documents are in conformity with the systems of the administration of PUC-Rio. |
||||||||||||
Referência(s): |
[pt] https://www.maxwell.vrac.puc-rio.br/projetosEspeciais/TFCs/consultas/conteudo.php?strSecao=resultado&nrSeq=19818@1 [en] https://www.maxwell.vrac.puc-rio.br/projetosEspeciais/TFCs/consultas/conteudo.php?strSecao=resultado&nrSeq=19818@2 |
||||||||||||
DOI: | https://doi.org/10.17771/PUCRio.acad.19818 | ||||||||||||
Resumo: | |||||||||||||
Códigos corretores de erros são peças fundamentais dos sistemas modernos de telecomunicações. Através deles, dados podem ser transmitidos por canais ruidosos sem que erros decorrentes dos ruídos presentes no meio inviabilizem a transmissão.
Para sistemas digitais, esses códigos são compostos por um conjunto de bits associados aos dados, transmitidos juntamente com eles. Esses bits contêm propriedades matemáticas que permitem que dado um número limitado de bits errados recebidos, sejamos capazes de detectar erros e, em alguns casos, corrigir esses erros.
Quando embutidos em FPGAs (field-programmable gate arrays), um único circuito integrado pode conter a lógica para codificar e/ou decodificar mensagens com códigos corretores de erro além de incluir outras funções particulares à aplicação desejada.
Neste trabalho, desenvolvemos um codificador e um decodificador do código binário de Golay estendido em VHDL para implementação em FPGA.
|
|||||||||||||
|